--------------------------------------------------------------------------
                電子回路研究会

〔委 員 長〕 	島 健(神奈川大学)
〔幹  事〕 	松元藤彦(防衛大学校),傘昊(東京都市大学),原田知親(山形大学)
〔幹事補佐〕	ニコデムス レディアン(神奈川大学)

--------------------------------------------------------------------------

日 時	2015年7月2日(木) 13:30〜17:20
	2015年7月3日(金) 9:00〜14:55

場 所	防衛大学校人文科学館 111番教場

	神奈川県横須賀市走水1-10-20

	京浜急行電鉄「馬掘海岸駅」下車,京浜急行バス「防衛大学校行き」約6分ほか。
	http://www.mod.go.jp/nda/access/

	*** 懇親会 ***

	●場所:食堂「風人」(本部庁舎地下)

	●日時:7月2日(木):17:45〜19:45

	●参加費:一般5000円、学生3000円


議 題	テーマ「電子回路一般」


7月2日(木) 13:30〜15:05 
座長 高橋康宏(岐阜大学)

ECT-15-056	設計情報を統一的に管理するためのLSI設計支援システムの改良
		○森山誠二郎,石部 学(アナジックス),高橋 誓(たかもり)

ECT-15-047	三極真空管における微分特性とモデル化
		◎小幡紗織,濱崎利彦(広島工業大学)

ECT-15-048	90nm NMOSFETにおける,経時・温度劣化特性シミュレーション用HCIゲートリーク電流モデルの研究
		◎築地伸和,青木 均,香積正基,戸塚拓也,東野将史,小林春夫(群馬大学)

ECT-15-049	HCIによるLDMOSの信頼性シミュレーションに使用する最大電界モデルの研究
		◎東野将史,青木 均,築地伸和,新井薫子,轟俊一郎,香積正基,戸塚拓也,小林春夫(群馬大学)

7月2日(木) 15:20〜17:20 
座長 松岡俊匡(大阪大学)

ECT-15-050	分散型遺伝的アルゴリズムによる抵抗両終端形RCポリフェーズフィルタの自動設計
		◎菅原誉士紀,高井伸和,加藤雅人,関 洋明,鈴木研人,小林春夫(群馬大学)

ECT-15-051	適応度駆動型による素子値最適化を用いたコンパレータの高速自動設計法の提案
		◎鈴木研人,高井伸和,小林春夫,加藤雅人,関 洋明,菅原誉士紀(群馬大学)

ECT-15-052	出力電圧リプルを考慮したマルチフェーズコンバータの小面積化設計手法の提案
		◎小高 晃,佐藤隆英(山梨大学)

ECT-15-053	トランスの1次2次巻線間の接続をスイッチングした高昇圧比DC-DCコンバータ
		◎劉 雨瀚,佐野勇司(東洋大学)

ECT-15-054	可変変換比を有する降圧形スイッチトキャパシタDC-DC変換器の構成
		◎竹内健人,ニコデムスレディアン,島 健(神奈川大学)


7月3日(金) 9:00〜10:15 
座長 高井伸和(群馬大学)

ECT-15-055	福島第一原発事故の原因究明に於ける電子回路的側面
		○草間 昇(独立系庶民科学者)

ECT-15-046	ナイキスト線図を用いたオペアンプ安定性設計
		○源代裕治(ソニー)

ECT-15-057	大きな伝送損失を有する高速ディジタル信号伝送用多芯ケーブル技術
		○遠矢弘和,遠矢紀尚(アイキャスト)

7月3日(金) 10:30〜11:40 
座長 庄野和宏(筑波大学)

ECT-15-058	CMOS水晶発振回路の発振周波数制御に関する考察
		○小島正典(元 大阪工業大学),山田圀裕(元 東海大学)

ECT-15-059	2乗加算方式を用いた正弦波発振回路の低歪み化に関する検討
		◎國吉大輝(豊橋技術科学大学),石川雅之(木更津工業高等専門学校)

ECT-15-060	FinFETによる断熱的論理回路の消費電力低減効果
		◎大野修平,高橋康宏,関根敏和(岐阜大学)

7月3日(金) 13:00〜14:55 
座長 佐藤隆英(山梨大学)

ECT-15-061	フィボナッチ数列重み付けSAR ADC のためのDACの検討
		◎荒船拓也,澁谷将平,小林佑太朗,小林春夫(群馬大学)

ECT-15-062	ユナリ型DA変喚器線形性向上のための電流源並び替え魔方陣アルゴリズム
		◎東野将史(群馬大学),シャイフルモーヤー(Universiti Malaysia Perlis),小林春夫(群馬大学)

ECT-15-063	インクリメンタルΔΣ型A/Dコンバータ内部の積分器を用いたエクステンデッドカウンティングの検討
		◎遠藤大司,兵庫 明,松浦達治(東京理科大学)

ECT-15-064	符号理論アプローチを用いた時間デジタル変換回路アーキテクチャ
		◎李 从兵,小林春夫(群馬大学)

ECT-15-065	CLS技術を用いた2相動作する2倍SC増幅回路の構成
		◎原 卓也,兵庫 明,松浦達治(東京理科大学),松野隼也(東京理科大学,東芝),板倉哲朗(東芝)


※ A講演で25分、一部B講演で20分(共に質疑応答5分を含む)

※講演者氏名の
	◎は代表発表者であり且つ若手表彰選考対象者
	○は代表発表者

公開後の変更やその他の情報は、電子回路研究会のホームページをご覧下さい。
http://ieej-ect.org/ect/です。
--------------------------------------------------------------------------